【产通社,1月29日讯】铿腾设计系统公司(Cadence Design Systems; NASDAQ:CDNS)官网消息,其Sigrity 4-pack并行及分布式计算技术和Sigrity System Explorer将更新在电源感知信号完整性工具包中,与此同时对于PCB和封装设计和分析者也提供灵活的购买选项。这个Sigrity技术包可快速精确地提取PCB Sign-off精度的模型来提高设计效率。
Cadence研发、定制IC和PCB事业部副总裁Vinod Kariat说:“2015年Sigrity产品的解决方案以高速、低功耗电子产品的关键设计为目标,尤其是移动和物联网市场的相关产品。设计师可以根据不同的应用需求,以简单但高性价比的授权方式,采用我们最新的功能(如分布式运算加速和多用户访问)实现LPDDR4的设计和仿真签收。”
其中,Sigrity 4-pack并行及分布式计算是一种新的授权方式,允许设计师在额外四台电脑上同时并行执行计算任务,由此加快产品开发时间,使精确提取PCB互连模型的速度能提高三倍。Sigrity System Explorer功能能提取通用的拓扑结构,实现各种架构考虑电源的信号完整性(SI)分析和瞬态电源完整性(PI)分析。考虑电源的信号完整性(SI)分析功能可以完全依据JEDEC兼容性检查的指标要求来进行LPDDR4的分析,包括针对内存接口大容量通道仿真中的误码率分析。
Cadence还宣布了一些新的产品包,为具有较大分析需求的小型分析团队提供灵活的授权选项。这些产品包包括:
·当单个用户同时负责SI和PI任务时,可选择Allegro Sigrity SI和Allegro Sigrity PI基础产品的捆绑授权。
·当单个用户同时负责内存接口和SerDes接口时,可选择SystemSI产品并行和串行总线分析的捆绑授权。
泰克公司(Tektronix)高性能示波器部门的副总裁Brian Reich说:“我们和Cadence的合作可以使双方的工程师团队合作开发工具,提升我们共同客户的产品开发流程。通过双方合作,Cadence的工具可以使我们的客户在产品开发原型阶段就得到支持,并可以顺利过渡到产品开发的测试和测量阶段。以移动内存接口为例,在我们为电子验证提供示波器为主的解决方案時,Sigrity的高效解决方案可以贯穿LPDDR4原型设计的始终。这种协作模式可以帮助我们共同的客户加速产品上市时间。”
查询进一步信息,请访问官方网站http://www.cadence.com/news/sigrity2015。
(完)