加入收藏
 免费注册
 用户登陆
首页 展示 供求 职场 技术 智造 职业 活动 视点 品牌 镨社区
今天是:2025年2月8日 星期六   您现在位于: 首页 →  技术 → 半导体器件(工艺制程)
英特尔精尖制造技术词汇表:COAG(有功栅极上触点)、应变硅等
2017/10/22 20:31:55    
单元高度 – 单元库中的逻辑单元是矩形并且以固定高度设计的,以便可以将它们并排放置于平行的行中且易于互连。单元高度就是这些行的厚度。
 
单元库 – 包含数百个逻辑单元(如NAND2)的库(集合)。设计师选择特定的单元,并以特定的方式连接它们,从而形成逻辑电路例如加法器,为芯片设计的一部分。
 
COAG(有功栅极上触点)– 栅极触点堆叠在晶体管栅极上方而不是在其侧面的一种工艺特性。英特尔是业内首创在其10nm制程中使用了COAG来提高晶体管密度。
 
单个晶体管成本(CPT) – 制造单个晶体管的成本,由一个晶圆上可制造的晶体管数量除以处理单个晶圆的成本计算所得。也许摩尔定律最重要的益处就是单个晶体管成本的稳步下降,从而给最终用户带来了更高的价值。 

触点 – 将晶体管的一个极连接到金属层的导体。触点通常由钨制成。 

双图案成形或双微影蚀刻(LELE) – 使用两个步骤(双微影蚀刻=光刻-蚀刻-光刻-蚀刻)在单层上创建所需的图案。当光刻工具(扫描仪)的波长提供的分辨率不足,无法产生期望的特征尺寸时,需要使用双图案成形。由于图案之间对不齐,双微影蚀刻工艺有存在良品率和性能风险。 

虚拟栅极 – 一个放置在逻辑单元的边缘将单元与单元隔离,但不属于晶体管的栅极。传统工艺每个单元使用两个虚拟栅极;英特尔的10nm工艺只需要一个虚拟栅极,从而提高了晶体管的密度。
 
FinFET(鳍式场效应晶体管,又称三栅极晶体管)– 由英特尔于2011年推出,这是一种晶体管结构,其栅极围绕通道(电流从源极到漏极的区域),形状为一个或多个垂直鳍。这和传统平面晶体管比较提高了性能并降低了功耗。在传统平面晶体管中,栅极只从上方控制通道电流。 

高k金属栅极 – 英特尔在2007年采用的一项技术,用于在提高晶体管性能的同时减少晶体管漏电(浪费的功耗),让晶体管继续按照摩尔定律缩小。该解决方案以基于铪的“高k”材料代替晶体管的二氧化硅栅极电介质(栅极下方的薄层)。 

逻辑单元 – 逻辑单元包含少量连接在一起的晶体管,形成简单的二进制逻辑或存储功能。一个简单的例子是一个NAND2单元,它由四个晶体管构成,有两个输入和一个输出。每个输入可以是一个0或者一个1(0由低电压表示,1由高电压表示)。如果两个输入均为1,则输出为0。如果一个或两个输入为0,则输出为1。逻辑电路是通过逻辑单元的组合来构建的。
 
金属,互连线 – 集成电路由大量晶体管组成,其三个极(源极、漏极和栅极)通过导电的互连线(电线)非常特定的方式连接在一起。这些互连线由金属制成,有时简称为“金属”。用于此目的的最常见金属是铜。
 
Mtr/mm2(百万晶体管/平方毫米)– 每平方毫米晶体管数量(单位:百万),这是晶体管密度单位。测量1×1mm的区域可以容纳多少百万个晶体管。
 
nm – 纳米,十亿分之一米。晶格中只需四个硅原子就会达到1纳米。 

图案成形 – 以特定图案在晶圆上形成材料层的过程。最常见的方法是用光致抗蚀剂(感光材料)覆盖晶圆,让光通过图案化掩模版(mask)照射到晶圆上以露出所需部分,然后蚀刻掉曝光后的抗蚀剂,在晶圆上留下特定图案。 

间距 – 在特定制程工艺中线性特征间隔多少的一种度量。例如,在英特尔的14nm制程中,并排放置的连接线具有52nm的间距,意味着最小宽度和最小间隔之和为52nm。 

SADP(自校准双图案成形)– 运用间隔材料创造具有原始光刻间距一半特征的图案成形技术。它可以使相邻的线条保持彼此自动相互校准,实现比双微影蚀刻(LELE)更好的间距缩小。 

SRAM(静态随机存取存储器)单元 – 内置于阵列中的高速存储器单元,在逻辑芯片中用于寄存器和缓存,把数据临时存储在处理器上。通常包含六个晶体管。由于现今的处理器往往具有非常大的缓存,因此新制程设计中的一个重要考虑因素是尽量缩小SRAM单元的尺寸。 

应变硅 – 英特尔于2003年采用的一种技术,通过为PMOS晶体管(正极金属氧化物半导体)产生压缩应变和为NMOS晶体管(负极金属氧化物半导体),在晶体管处于“导通”状态时增加电流,产生拉伸应变来提升晶体管速度。 

晶体管 – 控制电流的微型开关。它是逻辑电路的基本构建模块。有NMOS(负极金属氧化物半导体)和PMOS(正极金属氧化物半导体)两种类型。晶体管有三个极:源极、漏极和栅极。在NMOS晶体管中,只有当栅极处于高电压时,电流才从源极流到漏极;在PMOS晶体管中,只有当栅极处于低电压时,电流才会流动。NMOS和PMOS互补,形成了目前的CMOS(互补金属氧化物半导体)工艺。

晶体管性能,驱动电流 – 晶体管的性能即开/关切换的速度,与其从漏极驱动的电流量成正比。设计新制程的一个重要考虑因素是增加驱动电流并降低每个晶体管的功耗。驱动电流是决定芯片最大运行频率的一个因素。

查询进一步信息,请访问官方网站http://newsroom.intel.cn/news-releases/press-release-2017-sep-30-02/
→ 『关闭窗口』
 365pr_net
 [ → 我要发表 ]
上篇文章:英特尔Nervana神经网络处理器将为各行各业带来人工智能计算革…
下篇文章:在数据洪流中发掘数据的价值并将精彩体验呈现给消费者
→ 主题所属分类:  半导体器件 → 工艺制程
 热门文章
 如何申请EtherCAT技术协会(ETG)会员资格 (181631)
 台北国际计算机展(COMPUTEX 2015)参展商名… (105720)
 上海市集成电路行业协会(SICA) (93414)
 USB-IF Members Company List (84232)
 第十七届中国专利优秀奖项目名单(507项) (75957)
 苹果授权MFi制造商名单-Authorized MFi Lic… (69601)
 台北国际计算机展(COMPUTEX 2015)参展商名… (69289)
 中国130家太阳能光伏组件企业介绍(3) (56432)
 PLC论坛 (53180)
 中国130家太阳能光伏组件企业介绍(2) (49728)
 最近更新
 在晶圆级大规模生产中引入脉冲激光沉积(PLD)技术 (1月21日)
 你听说过PiezoMEMS技术吗? (1月21日)
 旨在挑战EUV的纳米压印光刻技术(Nanoimprint L… (1月3日)
 新UV光刻机专利显著提高能效并降低半导体制造成本 (11月6日)
 将GaN极性半导体晶圆的两面用于功能器件 (9月30日)
 驱动增强终端侧生成式AI体验的技术:LoRA (6月11日)
 AI TOPS和NPU性能指标指南 (6月11日)
 驱动增强终端侧生成式AI体验的技术:多模态生成式AI (6月11日)
 AI工程师如何建立团队在AI和AI方面的技能 (5月25日)
 Copilot键让最新Windows电脑能记住一切 (5月24日)
 文章搜索
搜索选项:            
  → 评论内容 (点击查看)
您是否还没有 注册 或还没有 登陆 本站?!
关于我们 ┋ 免责声明 ┋ 产品与服务 ┋ 联系我们 ┋ About 365PR ┋ Join 365PR
Copyright @ 2005-2008 365pr.net Ltd. All Rights Reserved. 深圳市产通互联网有限公司 版权所有
E-mail:postmaster@365pr.net 不良信息举报 备案号:粤ICP备06070889号