I²C(Inter-Integrated Circuit)总线是内部整合电路的称呼,由PHILIPS公司于1980年开发,是一种广泛采用的总线系统管理和控制技术。I²C总线是微电子通信控制领域广泛采用的一种总线标准,几乎用于所有计算和企业设备应用。
I²C总线属于两线式串行总线,是同步通信的一种特殊形式,具有接口线少,控制方式简单,器件封装形式小,通信速率较高等优点。
I²C总线支持任何IC 生产过程(NMOS CMOS、双极性)。通过串行数据(SDA)线和串行时钟SCL)线在连接到总线的器件间传递信息。每个器件都有一个唯一的地址识别(无论是微控制器——MCU、LCD驱动器、存储器或键盘接口),而且都可以作为一个发送器或接收器(由器件的功能决定)。很明显,LCD驱动器只能作为接收器,而存储器则既可以接收又可以发送数据。除了发送器和接收器外,器件在执行数据传输时也可以被看作是主机或从机。主机是初始化总线的数据传输并产生允许传输的时钟信号 的器件。此时,任何被寻址的器件都被认为是从机。
I²C总线特征:
. 只要求两条总线线路:一条串行数据线SDA,一条串行时钟线SCL;
. 每个连接到总线的器件都可以通过唯一的地址和一直存在的简单的主机/从机关系软件设定地址,主机可以作为主机发送器或主机接收器;
. 它是一个真正的多主机总线,如果两个或更多主机同时初始化,数据传输可以通过冲突检测和仲裁防止数据被破坏;
. 串行的8 位双向数据传输位速率在标准模式下可达100kbit/s,快速模式下可达400kbit/s,高速模式下可达3.4Mbit/s;
. 连接到相同总线的IC数量只受到总线的最大电容400pF限制。
恩智浦半导体(NXP Semiconductors)不断推动I²C总线的创新,其PCA9617A超快速模式(Fm+)I²C总线缓冲器专为使用DDR4 SDRAM存储器的新兴服务器应用而设计,具有突破性的电压转换总线缓冲器。凭借工作频率高达1MHz的I²C总线以及CPU侧0.8V至SDRAM模块侧2.5V的电压电平转换,可使工程师能够采用全新DDR4技术设计新一代服务器系统。(环球电子导报)