加入收藏
 免费注册
 用户登陆
首页 展示 供求 职场 技术 智造 职业 活动 视点 品牌 镨社区
今天是:2025年5月15日 星期四   您现在位于: 首页 →  产通直播 → 半导体器件(企业动态)
Open-Silicon和MIPS科技等实现40nm工艺2.4GHz ASIC
2010/9/29 10:23:17     

【产通社,9月29日讯】美普思科技公司(MIPS Technologies, Inc., 纳斯达克代码:MIPS)消息,其已经携手Open-Silicon, Inc.和Dolphin Technology流片成功典型条件下超过2.4GHz的高性能ASIC处理器。这一针对台积电参考流程签核条件时序收敛评估的成果,将成为有史以来最高频率的ASIC处理器之一。这种高性能ASIC处理器是65nm的后续测试芯片,1.1GHz的测试芯片是去年年底由Open-Silicon和MIPS科技公司携手推出的。

该器件内置了MIPS32TM 74Kf处理器内核,它是一款采用高性能集成浮点单元(FPU)、DSP扩展、32K L1指令及32K L1数据缓存和片上8K PDtrace内存缓冲器的超标量、无序(Out of Order, OoO)CPU。MIPS32 74KTM内核是一款有15级流水线的完全可合成、可授权IP内核,可实现最高频率,并广泛应用于高端数字消费设备、机顶盒和家庭网络解决方案。与前一代65nm设计相同,RTL设计是由MIPS完成,采用Dolphin存储器,部署是由Open-Silicon完成的。台积电采用CyberShuttle原型方案构建了制造设备。

为了最大限度提高性能,Open-Silicon采用其CoreMAX技术扩展了特定设计库。为了实现该设计,Open-Silicon创建了159个新的LVt单元、147个RVt和147个HVt单元,专门优化MIPS 74Kf内核和FPU内的关键路径。其他先进的物理设计技术包括Open-Silicon经验丰富的处理器布局、采用有用偏移(useful skew)的时钟树合成和时序驱动布局优化。Cadence EDA布局工具被用来实现物理设计。

查询进一步信息,请访问http://www.mips.com.cn

    (完)
→ 『关闭窗口』
 pr_room
 [ → 我要发表 ]
上篇文章:飞思卡尔家庭能源网关(HEG)参考平台支持智能电网计…
下篇文章:飞思卡尔未来的QorIQ处理器具备增强型AltiVec…
  → 评论内容 (点击查看)
您是否还没有 注册 或还没有 登陆 本站?!
 分类浏览
官网评测>| 官网  社区  APP 
STEAM>| 学术科研  产品艺术  技术规范  前沿学者 
半导体器件>| 产品通报  企业动态  VIP追踪 
电子元件>| 产品通报  企业动态  VIP追踪 
消费电子>| 产品通报  企业动态  VIP追踪 
商业设备>| 产品通报  企业动态  VIP追踪 
电机电气>| 产品通报  企业动态  VIP追踪 
电子材料>| 产品通报  企业动态  VIP追踪 
电子测量>| 产品通报  企业动态  VIP追踪 
电子制造>| 产品通报  企业动态  VIP追踪 
应用案例>| 家庭电子  移动电子  办公电子  通信网络  交通工具  工业电子  安全电子  医疗电子  智能电网  固态照明 
工业控制>| 产品通报  企业动态  VIP追踪 
通信电子>| 产品通报  企业动态  VIP追踪 
交通工具>| 产品通报  企业动态  VIP追踪 
基础工业>| 产品通报  企业动态  VIP追踪 
农业科技>| 产品通报  企业动态  专家追踪 
信息服务>| 企业动态 
光电子>| 企业动态 
关于我们 ┋ 免责声明 ┋ 产品与服务 ┋ 联系我们 ┋ About 365PR ┋ Join 365PR
Copyright @ 2005-2008 365pr.net Ltd. All Rights Reserved. 深圳市产通互联网有限公司 版权所有
E-mail:postmaster@365pr.net 不良信息举报 备案号:粤ICP备06070889号