 【产通社,8月25日讯】中国科学院微电子研究所(Microelectronice of Chinese Academy of Sciences)官网消息,根据国际器件和系统路线图(IRDS2023),在集成电路逻辑技术领域,互补场效晶体管(CFET)是继FinFET和水平GAA之后的下一代晶体管架构。CFET技术通过将NMOS与PMOS器件垂直堆叠,改变传统平面工艺或FinFET/GAA的水平布局模式,在更小的空间内实现更高的集成密度和更佳的性能。 近日,微电子所基于自主研发的垂直沟道技术,提出和研制出一种单片集成的互补垂直沟道晶体管结构(CVFET)。该结构制造工艺采用与CMOS制造工艺兼容的双侧面技术,通过两步外延工艺分别控制纳米片沟道厚度和栅极长度,实现了n型和p型纳米片晶体管的上下堆叠和自对准一体集成。其电学特性如下:上下层(NMOS/PMOS)器件的亚阈值摆幅(SS)分别为69?mV/dec和72?mV/dec,漏致势垒降低(DIBL)分别为12?mV/V和18?mV/V,电流开关比(Ion/Ioff)分别为3.1×106和5.4×106。其CMOS反相器可实现正常的信号相位反转功能,在1.2?V的电源电压(VDD)下,反相器增益为13?V/V;在0.8?V的工作电压下,高电平噪声容限(NMH)和低电平噪声容限(NML)分别为0.343?V和0.245?V。 该研究成果以“Complementary Vertical FETs (CVFETs) Enabled by a Novel Dual-Side Process”(DOI. 10.1109/LED.2025.3587989)为题,于2025年7月正式发表在?IEEE Electron Device Letters期刊上。该项研究得到了国家自然科学基金、中国科学院战略性先导专项(A类)等项目的支持。 查询进一步信息,请访问官方网站 http://ime.cas.cn/kygz/kydt/index_1.html,以及https://ieeexplore.ieee.org/document.11077411。(Robin Zhang,产通数造) (完)
|