加入收藏
 免费注册
 用户登陆
首页 展示 供求 职场 技术 智造 职业 活动 视点 品牌 镨社区
今天是:2025年6月17日 星期二   您现在位于: 首页 →  产通直播 → STEAM(学术科研)
中科院微电子所在高速串行接口芯片方面取得新进展
2025/6/13 13:20:49     

按此在新窗口浏览图片

【产通社,6月13日讯】中国科学院微电子研究所(Microelectronice of Chinese Academy of Sciences)官网消息,5G/6G、人工智能和高性能计算等应用的快速发展,推动了数据中心交换网络数据传输速率的迅速增长,对高速有线收发机的数据速率、均衡强度、时钟抖动和误码率等性能提出了更高要求。基于ADC-DSP架构的PAM-4调制有线收发机具有均衡强度大、频谱效率高、时钟速度宽松等优势,成为56~224Gb/s中长距有线收发机的主流解决方案。对于长距互连,例如处理器到交换机等应用场景,通常采用重定时收发机补偿信道损耗,重置链路抖动预算,并延长通信距离。相较于传统的有线收发机,重定时收发机面临低抖动同步时钟恢复、高速传输输出抖动恶化、补偿精度有限等挑战,限制了自身性能的进一步提升和推广应用。

针对上述关键问题,微电子所高频高压中心刘新宇研究员/郑旭强研究员团队研制了一种基于ADC-DSP架构的112-Gb/s?PAM-4调制重定时收发机。团队提出了基于注入锁定振荡器的新型抖动滤除时钟方案,在产生低抖动同步恢复时钟的同时降低了时钟路径的功耗;在发射端设计了内部FFE、前馈输出驱动器和时序优化的合路器,实现了输出抖动的降低;在接收端开发了源退化和谐振峰值技术相结合的连续线性时间均衡器以及低功耗、高分辨率数字均衡技术以改善补偿精度,实现了误码率的最小化。该收发机采用28nm?CMOS工艺制造,在112Gb/s速率和31dB的信道损耗下实现了1E-12的原始误码率。

研究成果以“A 112-Gb/s PAM-4 Retimer Transceiver with Jitter-Filtering Clocking Scheme and BER Optimization Technique in 28-nm CMOS”为题发表在集成电路设计领域顶级期刊Journal?of Solid-State Circuits(JSSC)上,微电子所徐华助理研究员为第一作者,微电子所郑旭强研究员为通讯作者。该项研究得到了国家重点研发计划和国家自然科学基金的支持。

查询进一步信息,请访问官方网站http://ime.cas.cn/kygz/kydt/index_1.html,以及https://ieeexplore.ieee.org/document.10955714。(Robin Zhang,产通数造)    (完)
→ 『关闭窗口』
 -----
 [ → 我要发表 ]
上篇文章:中科院半导体所在植入式脑机接口器件研究方面取得新…
下篇文章:上海交大无锡光子芯片研究院荣获CCTV“2024新质…
  → 评论内容 (点击查看)
您是否还没有 注册 或还没有 登陆 本站?!
 分类浏览
官网评测>| 官网  社区  APP 
STEAM>| 学术科研  产品艺术  技术规范  前沿学者 
半导体器件>| 产品通报  企业动态  VIP追踪 
电子元件>| 产品通报  企业动态  VIP追踪 
消费电子>| 产品通报  企业动态  VIP追踪 
商业设备>| 产品通报  企业动态  VIP追踪 
电机电气>| 产品通报  企业动态  VIP追踪 
电子材料>| 产品通报  企业动态  VIP追踪 
电子测量>| 产品通报  企业动态  VIP追踪 
电子制造>| 产品通报  企业动态  VIP追踪 
应用案例>| 家庭电子  移动电子  办公电子  通信网络  交通工具  工业电子  安全电子  医疗电子  智能电网  固态照明 
工业控制>| 产品通报  企业动态  VIP追踪 
通信电子>| 产品通报  企业动态  VIP追踪 
交通工具>| 产品通报  企业动态  VIP追踪 
基础工业>| 产品通报  企业动态  VIP追踪 
农业科技>| 产品通报  企业动态  专家追踪 
信息服务>| 企业动态 
光电子>| 企业动态 
关于我们 ┋ 免责声明 ┋ 产品与服务 ┋ 联系我们 ┋ About 365PR ┋ Join 365PR
Copyright @ 2005-2008 365pr.net Ltd. All Rights Reserved. 深圳市产通互联网有限公司 版权所有
E-mail:postmaster@365pr.net 不良信息举报 备案号:粤ICP备06070889号