【产通社,3月4日讯】Analog Devices网站消息,其新款时钟发生器AD9551可减少对振荡器需求,简化了多标准网络和通信基础设施系统的时钟设计。AD9551采用一个新型的、由ADI公司设计的简化架构,它可以生成并转换多倍精度的网络时钟频率,使之能够替换多达五个振荡器。振荡器支持前向纠错(FEC)、延时、切换及精确频率生成功能等网络交换机、路由器及线卡中重要的功能特性。
除节省电路板空间之外,相对于分立的振荡器,AD9551能提供更精密可靠的性能;同时有助于使不兼容标准的网络轻松实现数据共享和转换,减少了系统的开发时间及复杂度。
AD9551时钟发生器接收一或两个参考输入信号,并产生一或两个输出信号,这些信号通过1-63可编程系数协调的关联,可将参考频率精确地转换为期望输出频率。内部包含能够进行单端或差分操作的输入接收器与输出驱动器。片上参考监控和转换电路在内部对两个参考进行同步,以防止其中一个参考 失效时在,输出端出现相位扰动。
如果任一或两个参考信号都失效,AD9551仍可在输出端保持无相位干扰的稳定输出信号。该器件依赖一个外部26MHz的晶振(标称)和两个级联的小数N分频锁相环(PLL)中第一个的内置数字补偿晶振(DCXO),来为第二个PLL提供一个干净的参考信号,并在万一参考失效时保持输出频率。第二个小数N分频PLL使精准的输出频率能够通过低相位噪声调谐。
AD9551提供一个串行外围接口(SPI)端口,及可选管脚的预设除法器数值来提供一个频率比的分配,包括针对千兆以太网(644.53125MHz)、10G以太网(625MHz)、SONET/SDH、光纤通道(657.421875MHz)的所有标准速率以及业已成熟的前向纠错(FEC)比率(15/14、239/237、239/238、255/237、255/238)。
除了网络时钟(包括AD9520、AD9522、ADCLK905、ADCLK907以及ADCLK925超速硅锗射极耦合逻辑(ECL)时钟/数据缓冲器及超速硅锗开路集电极HVDS时钟/数据缓冲器)之外,ADI公司还提供多种满足网络及通信系统设计需求的元器件,从电源管理到模拟及混合信号解决方案等。
AD9551已从2009年2月开始供样,2009年5月批量供货,千片订货报价为14.75美元/片。查询进一步信息,请访问http://www.analog.com/zh/content/ADI_cast_index/fca.html。
(完)