(产通社,6月12日讯)ASIC设计服务暨IP研发销售领导厂商——智原科技(Faraday Technology, TAIEX: 3035)发表了首件以联电90纳米SP制程制造的商用1GHz内存编译程序(memory compiler)。这一款单端口内存编译程序运用了先进的布局及线路设计技术,提供高达1GHz的速度,同时仍保有与一般内存解决方案相同的功率及面积尺寸要求。智原的90纳米超高速内存编译程序已通过芯片验证(silicon proven),目前即可供应予客户。
由于目前的终端应用变得日益复杂,且需要更高的影像质量,所以设计者在设计相关芯片时,对于处理能力的要求也与日俱增。包括行动式因特网装置(MID)、IP机顶盒、多媒体处理器、网络与储存等系统芯片(SoC)应用,都需要1GHz以上的系统芯片解决方案;而CPU或DSP的设计也更需要高速的缓冲区才能达成高效率、并减少缓冲区设计的复杂度与尺寸限制。透过各种设计技术,如今的嵌入式CPU与DSP速度已经可以用1GHz以上的单位计算。然而,为了保持1GHz等级的设计效能,缓冲区的设计也需要以全速运作。目前一般的内存编译程序最多只能提供500MHz的速度,且必须经过特殊设计才可达到1GHz,但是智原的优化内存编译程序却能提供两倍以上的内存速度,更重要的是,还能同时维持与一般内存解决方案相近的功率等级及面积需求。
智原的超高速内存编译程序是以联电90纳米SP制程达到优化,并使用high-Vth (HVT) SRAM cell以避免大量漏电的问题。它可支持单埠SRAM并且让使用者能够自行安排各种内存组态。为了达到高速的目标,它运用了先进的设计架构及布局规划,以便缩短critical path、并减少数据侦测时间。此外,内存编译程序也经由创新的布局方式设计,提供更小巧的线路面积以及更少的金属层(Metal layer),进而简化SoC整合。
智原的联电90纳米SP制程专用的超高速单端口内存编译程序,现已对外供应。查询进一步信息,请访问http://www.faraday-tech.com。
(完)