(产通社,6月10日讯)联华电子与芯片设计解决方案供货商美商——捷码科技(Magma Design Automation Inc.)共同宣布,采用联华电子65纳米设计单元数据库,已经完成验证统一功率格式(Unified Power Format, UPF)兼容的低功率RTL-to-GDSII参考设计流程。此流程采用Talus芯片实作系统,包含Talus Power Pro与整合的捷码科技设计环境为基础,运用了先进的低功率设计法则,在获得设计质量优化与提高设计成功机率时,同时也能将功率消耗减到最低。
验证过程包括了采用统一功率格式兼容规格实作一个复杂的功耗设计,接着多重电源区块可以自动被产生,而其中包含了电压准位移转单元,隔离单元与状态保存缓存器的置入。此设计流程采用联华电子65纳米制程低功率设计单元数据库,展示统一功率格式兼容成功用在降低功率的设计上。
“这个由联华电子与捷码科技合作推出之统一功率格式兼容的低功率参考设计流程,可为芯片设计公司带来十分显著的优势,”联华电子全球硅智财支持副总经理徐明志表示,“捷码科技的软件支持统一功率格式,在采用包括自动多重电压设计,极低功耗频率树合成与实体实作的尖端技术时,亦能达到动态与漏电功耗的需求。联华电子的制程技术提供了低漏电晶体管以协助进一步降低芯片的功率消耗。”
“许多捷码科技的客户系从事无线与可携式消费性产品芯片的研发,这些设计需要快速的周转时间以及低功耗。”捷码科技设计实作事业群总经理Kam Kittrell表示。“统一功率格式使得芯片设计公司得以将功耗议题完整的在设计过程中被考虑,节省时间并降低功耗。藉由携手提供统一功率格式兼容的流程,双方公司可为芯片设计公司带来自RTL设计到低功耗芯片之更简化的流程。”
查询进一步信息,请访问http://www.umc.com/chinese/news/index.asp。
(完)