全球领先的电子设计自动化(EDA)软件工具领导厂商——Synopsys日前宣布,在国际工程协会(IEC)的年度Design Vision评奖中,Synopsys Galaxy设计平台组件之一的PrimeTime VX statistical sign-off解决方案赢得ASIC和IC设计工具类最高荣誉。该奖项旨在表彰那些最令设计工程界受益的领先成果。DesignVision的全部奖项于1月30日,在美国加利福尼亚州Santa Clara举办的DesignCon上进行了揭晓。这是一次教育的盛会,同时也是一次技术展示。在此次由IEC主办的行业会议上,PrimeTime VX解决方案凭借创新、独特、市场影响和客户利益等多方面优势榜上有名。在65nm以下技术节点,器件和互连性能引起的广泛变异可能导致时序不准,PrimeTime VX解决方案有助于设计人员发现并解决这一难题。
IEC总裁John Janowiak表示:“DesignVision奖旨在表彰那些完全符合IEC使命,在高科技、商业和学术领域具有积极推动意义的变革。我们很高兴能借此评出DesignVision奖得主,并与整个行业分享最优秀的设计和创新成果。”
基于统计的分析(Statistical-based analysis)是一种新兴的可以应对65nm及以下工艺设计挑战的技术。为了保护客户在现有流程中的投入,Synopsys将该技术建立在广泛部署的sign-off基础之上,利用其进化方法实现变异察觉分析。PrimeTime VX解决方案建立在 Synopsys PrimeTime黄金sign-off标准之上,将器件和互连模型与统计时序分析技术结合在一起,进一步改善了65nm以下设计的时序结果透明度。
Synopsys全面的变异察觉分析解决方案包括三个核心组成部分:Liberty合成电流源建模(Composite Current Source Modeling)技术,可提供基于器件变异的准确时序模型;基于灵敏度的Star-RCXT VX提取解决方案可提供基于互连变异的有效而准确的寄生模型,以及PrimeTime VX统计时序分析解决方案。作为补充,Synopsys还提供了PrimeYield工具套件,帮助设计人员预测并前瞻性地解决可能影响65nm以下器件制造的问题。Prime Yield可以与设计实现进行链接,并通过Synopsys的先进物理实现解决方案IC Compiler来进行自动校正。IC Compiler、PrimeTime VX、Star-RCXT VX和PrimeYield解决方案的有机结合进一步强化了设计与制造的联系,以实现硅技术的收敛。
Synopsys公司是全球电子设计自动化(EDA)软件工具领导厂商,为全球电子市场提供技术先进的集成电路(IC)设计与验证平台,致力于复杂的芯片上系统(SoC)的开发。迄今,Synopsys已在北京、上海、深圳、西安及香港设立了五个分支机构,在上海、北京建有两个研发中心,并在上海设有技术支持中心。Synopsys在中国除了推广EDA工具外,还以创造价值为导向,提供定制解决方案和专业咨询服务。更多详情,请访问: http://www.synopsys.com.cn。
(完)